altium designer 6 9中畫好的PCB,怎麼

2021-07-14 22:29:04 字數 3943 閱讀 9115

1樓:職場戴老師

、pcb佈線與佈局隔離準則:強弱電流隔離、大小電壓隔離,高低頻率隔離、輸入輸出隔離、數字模擬隔離、輸入輸出隔離,分界標準為相差一個數量級。隔離方法包括:空間遠離、地線隔開。

2、pcb佈線與佈局晶振要儘量靠近ic,且佈線要較粗

3、pcb佈線與佈局晶振外殼接地

4、pcb佈線與佈局時鐘佈線經聯結器輸出時,聯結器上的插針要在時鐘線插針周圍佈滿接地插針

5、pcb佈線與佈局讓模擬和數位電路分別擁有自己的電源和地線通路,在可能的情況下,應儘量加寬這兩部分電路的電源與地線或採用分開的電源層與接地層,以便減小電源與地線迴路的阻抗,減小任何可能在電源與地線迴路中的干擾電壓

6、pcb佈線與佈局單獨工作的pcb的模擬地和數字地可在系統接地點附近單點匯接,如電源電壓一致,模擬和數位電路的電源在電源入口單點匯接,如電源電壓不一致,在兩電源較近處並一1~2nf的電容,給兩電源間的訊號返回電流提供通路

7、pcb佈線與佈局如果pcb是插在母板上的,則母板的模擬和數位電路的電源和地也要分開,模擬地和數字地在母板的接地處接地,電源在系統接地點附近單點匯接,如電源電壓一致,模擬和數位電路的電源在電源入口單點匯接,如電源電壓不一致,在兩電源較近處並一1~2nf的電容,給兩電源間的訊號返回電流提供通路

8、pcb佈線與佈局當高速、中速和低速數位電路混用時,在印製板上要給它們分配不同的佈局區域

9、pcb佈線與佈局對低電平類比電路和數字邏輯電路要儘可能地分離

10、pcb佈線與佈局多層印製板設計時電源平面應靠近接地平面,並且安排在接地平面之下。

11、pcb佈線與佈局多層印製板設計時佈線層應安排與整塊金屬平面相鄰

12、pcb佈線與佈局多層印製板設計時把數位電路和類比電路分開,有條件時將數位電路和類比電路安排在不同層內。如果一定要安排在同層,可採用開溝、加接地線條、分隔等方法補救。模擬的和數字的地、電源都要分開,不能混用

13、pcb佈線與佈局時鐘電路和高頻電路是主要的干擾和輻射源,一定要單獨安排、遠離敏感電路

14、pcb佈線與佈局注意長線傳輸過程中的波形畸變

15、pcb佈線與佈局減小干擾源和敏感電路的環路面積,最好的辦法是使用雙絞線和遮蔽線,讓訊號線與接地線(或載流回路)扭絞在一起,以便使訊號與接地線(或載流回路)之間的距離最近

16、pcb佈線與佈局增大線間的距離,使得干擾源與受感應的線路之間的互感儘可能地小

17、pcb佈線與佈局如有可能,使得干擾源的線路與受感應的線路呈直角(或接近直角)佈線,這樣可大大降低兩線路間的耦合

2樓:小龍

按部位分類技術規範內容pcb佈線與佈局

1、pcb佈線與佈局隔離準則:強弱電流隔離、大小電壓隔離,高低頻率隔離、輸入輸出隔離、數字模擬隔離、輸入輸出隔離,分界標準為相差一個數量級。隔離方法包括:空間遠離、地線隔開。

2、pcb佈線與佈局晶振要儘量靠近ic,且佈線要較粗

3、pcb佈線與佈局晶振外殼接地

4、pcb佈線與佈局時鐘佈線經聯結器輸出時,聯結器上的插針要在時鐘線插針周圍佈滿接地插針

5、pcb佈線與佈局讓模擬和數位電路分別擁有自己的電源和地線通路,在可能的情況下,應儘量加寬這兩部分電路的電源與地線或採用分開的電源層與接地層,以便減小電源與地線迴路的阻抗,減小任何可能在電源與地線迴路中的干擾電壓

6、pcb佈線與佈局單獨工作的pcb的模擬地和數字地可在系統接地點附近單點匯接,如電源電壓一致,模擬和數位電路的電源在電源入口單點匯接,如電源電壓不一致,在兩電源較近處並一1~2nf的電容,給兩電源間的訊號返回電流提供通路

7、pcb佈線與佈局如果pcb是插在母板上的,則母板的模擬和數位電路的電源和地也要分開,模擬地和數字地在母板的接地處接地,電源在系統接地點附近單點匯接,如電源電壓一致,模擬和數位電路的電源在電源入口單點匯接,如電源電壓不一致,在兩電源較近處並一1~2nf的電容,給兩電源間的訊號返回電流提供通路

8、pcb佈線與佈局當高速、中速和低速數位電路混用時,在印製板上要給它們分配不同的佈局區域

9、pcb佈線與佈局對低電平類比電路和數字邏輯電路要儘可能地分離

10、pcb佈線與佈局多層印製板設計時電源平面應靠近接地平面,並且安排在接地平面之下。

11、pcb佈線與佈局多層印製板設計時佈線層應安排與整塊金屬平面相鄰

12、pcb佈線與佈局多層印製板設計時把數位電路和類比電路分開,有條件時將數位電路和類比電路安排在不同層內。如果一定要安排在同層,可採用開溝、加接地線條、分隔等方法補救。模擬的和數字的地、電源都要分開,不能混用

13、pcb佈線與佈局時鐘電路和高頻電路是主要的干擾和輻射源,一定要單獨安排、遠離敏感電路

14、pcb佈線與佈局注意長線傳輸過程中的波形畸變

15、pcb佈線與佈局減小干擾源和敏感電路的環路面積,最好的辦法是使用雙絞線和遮蔽線,讓訊號線與接地線(或載流回路)扭絞在一起,以便使訊號與接地線(或載流回路)之間的距離最近

16、pcb佈線與佈局增大線間的距離,使得干擾源與受感應的線路之間的互感儘可能地小

17、pcb佈線與佈局如有可能,使得干擾源的線路與受感應的線路呈直角(或接近直角)佈線,這樣可大大降低兩線路間的耦合

3樓:小霸王奇妙無窮

方法:ctrl+a(作用:選中pcb圖中所有元素,包括元件、導線等),然後用滑鼠長時間點中pcb圖,最後按「x」或「y」鍵,x代表水平映象,y代表垂直映象。

如果出現詢問對話方塊,當然都選ok。

4樓:

快捷鍵: s a 全選pcb所有東西,滑鼠左鍵單擊,出現十字架,而後按x,左右映象,或者按y,上下映象

5樓:奪命香蕉哥

我無意間摁了一個快捷鍵,和你出現同樣的問題,怎麼辦?

6樓:匿名使用者

滑鼠移到ad下面有一行顯示bottom,top等的標題那裡,你在那個層就選當前那個層的標題,然後用滑鼠右鍵點出一個選單,選擇最下面的flipped,版面就會翻轉回去。

altium designer 6.9中怎樣將已畫好的元件分裝匯入pcb板中? 5

7樓:匿名使用者

簡單點吧!

把你畫好的封裝新增到檔案庫裡,

新建工程——建原理圖sch——建pcb——畫好原理圖(元件封裝)——更新到pcb.

ls1原理圖腳1、2。那麼pcb也必須是1、2.否則沒有飛線!放大了看,就明白了!!

8樓:匿名使用者

你看下原理圖上面的引腳是1a、2a ;對應去看看你的pcb庫中的lsi的焊盤是不是也是1a、2a;如果不是你可以修改原理圖上面的引腳名字,也可以修改pcb庫中焊盤的名字;再重新新增,更新完了之後 應該就有小細飛線了!  希望能幫到你哦~~~採納我!

9樓:匿名使用者

製作的pcb封裝焊盤序號必須和原理庫的器件引腳序號相一致,這樣在把原理圖匯入pcb時,pcb封裝的焊盤才會自動和網路連線。

10樓:匿名使用者

你在原理圖中重新連線下!或者檢查原理圖的引腳和pcb是否一樣

11樓:匿名使用者

把你畫好的封裝新增到檔案庫裡,

新建工程——建原理圖sch——建pcb——畫好原理圖(元件封裝)——更新到pcb.

ls1原理圖腳1、2。那麼pcb也必須是1、2.否則沒有飛線!

altium designer 6.9中,畫好了電路原理圖,也設好封裝,請問怎麼轉成pcb板上的電路圖。

12樓:紅雲天空

在原理來圖編輯器頁面,「設計」選單的源第一個選項就是將原理圖匯入到pcb的選

項。還有就是,如果你在封裝編輯頁面更改了元件封裝,「工具」選單裡點「更新pcb中的元件」,就能更新當前開啟的pcb中相對應的元件。

13樓:匿名使用者

原理圖及pcb必須放於同一個專案下,然後在pcb中用輸入d/i快捷,根據提示操作就可將原理圖導到pcb中了。

14樓:匿名使用者

點 按鍵盤的 d u 就好了

Altium designer在update PCB時,原理圖中有有個別元器件忘記新增封裝怎麼不

在更新pcb的時候,會有報告出來。提示某一網路沒有連線。後面會提示,是因為沒有找到封裝,還是沒有找到管腳。altium的精髓就在於設定,不報警是由於相應的設定沒開啟。altium designer原理圖中新增了元器件後,update到pcb圖時顯示錯誤,無法新增進去 pcb封裝不對,器件編號可能也有...

altiumdesigner中PCB郵票孔怎麼設計

用虛線表示,然後給 商的工藝檔案中標明此處虛線做成郵票孔 就是一排焊盤,切板後即為如圖效果。altium designer中pcb郵票孔怎麼設計 就是一排焊盤,切板後即為如圖效果。放孔在邊上,檢查時肯定報錯的,但這沒關係,錯誤檢查是電腦幫你確定有沒有問題。只要你認為沒有問題不就行了。工廠生產板子時是...

altium designer列表修改pcb中元器件位置

查詢相似如圖,舉了一個電阻的例子,只要吧object kind下面選擇same就可以把你改版的某一屬性的元件顯示出來權。2.當然可以,雙擊某一元件如圖,在locked那打勾就可以鎖定此元件了。把勾弄掉就可以自由移動望採納 按do,設定component grid中的x和y,引數改小一些,就可以小距離...