12 由8選1資料選擇器74LS151實現組合邏輯函式的電路如圖所示,試分析給出其邏輯函式表示式F

2021-03-29 09:52:36 字數 3269 閱讀 7337

1樓:匿名使用者

x5,x6,x7接的是高電平,其它接地。所以:

f=ab'c+abc'+abc

=ac+ab

由8選1資料選擇器74ls151構成的電路如圖所示,請寫出該電路輸出函式y的邏輯表示式 10

2樓:匿名使用者

這題表示式挺麻煩的說~

以cbad從高位到低位排列最小項為m(1,2,3,6,8,11,13,14),邏輯表示式打不出來,你自己畫畫卡諾圖就能寫出來了。

做法就是先寫出3輸入8行真值表把y表示為d的函式,然後分d=0,1擴充套件成16行真值表即可。

已知用8選一資料選擇器74ls151構成邏輯電路如下圖所示,寫出這個函式邏輯表示式,並將他化成最簡

3樓:匿名使用者

f=∑m(0,2,3,4,6)

=a'b'c'+a'bc'+a'bc+ab'c'+abc'

=(a'b'c'+a'bc'+ab'c'+abc')+(a'bc+ab'c') 【 ab'c'用了2次】

=c'+a'b

用8選1資料選擇器74ls151實現邏輯函式:f=a『bc+b'c+ac'+a

4樓:匿名使用者

f=a'bc+b'c+ac'+a

=a'bc+(a+a')b'c+a(b+b')c'+a(b+b')(c+c')

=a'bc+ab'c+a'b'c+abc'+ab'c'+abc將a,b,c看做是三位地址線

地址是011,101,001,110,100,111的都接1,其餘的都接0。

擴充套件資料:

邏輯運算

與運內算(邏輯乘),布林表示式

以三容變數為例,布林表示式為

f=abc

此式說明:當邏輯變數a、b、c同時為1時,邏輯函式輸出f才為1。其他情況下,f均為0。

工程應用中與運算用與閘電路來實現。邏輯圖符和真值表如下所示:

三元變數與運算真值表

輸入 輸出

a b c f

0 0 0 0

0 0 1 0

0 1 0 0

0 1 1 0

1 0 0 0

1 0 1 0

1 1 0 0

1 1 1 1

推廣到n個邏輯變數情況,與運算的布林代數表示式為:

f=a1a2a3....an

由8選1資料選擇器74ls151構成的圖所示,根據圖中d0~d7的狀態寫出該電路所實現函式y的表示式 求帶過程

5樓:匿名使用者

由圖可知,y=a』b』c』+ab』c+abc。

2、 利用8選1資料選擇器74ls151實現邏輯函式y=ab+ac+bc,列出真值表,畫出邏輯圖

6樓:匿名使用者

用8選1資料選擇器74ls151實現邏輯函式y=ab+ac+bc,這就是三變數三人表決電路,即有3個裁判,如果有兩個裁判同意結果就成立。

真值表如下

邏輯圖即**圖如下,這是**測試通過的,請及時採納。

數位電路問題:如何用8選1資料選擇器74ls151和合適的閘電路實現邏輯函式f=ab+bc+ac?

7樓:陰天有陣雨或雷

數位電路問題:如何用8選1資料選擇器74ls151和合適的閘電路實現邏輯函式f=ab+bc+ac?f=a'bc+b'c+ac'+a

=a'bc+(a+a')b'c+a(b+b')c'+a(b+b')(c+c')

=a'bc+ab'c+a'b'c+abc'+ab'c'+abc將a,b,c看做是三位地址線回

地址是011,101,001,110,100,111的都答接1,其餘的都接0。

用8選1資料選擇器ct74ls151和閘電路設計電路 5

8樓:楊必宇

f=a'bc+b'c+ac'+a。

=a'bc+(a+a')b'c+a(b+b')c'+a(b+b')(c+c')。

=a'bc+ab'c+a'b'c+abc'+ab'c'+abc。

用閘電路設計組合電路,可能需要用到的閘電路品種比較多,門之間的連線較多,pcb設計難度也大;若只用某一種閘電路,則可能門的數量多,且不同的傳輸路徑上門的級數相差較大,即傳輸時延較大,則出現競爭冒險的可能較大。

用典型組合邏輯積體電路進行電路設計,電路可能比較簡潔,ic的數量會比較少,連線較使用閘電路會有較大的減少。但設計難度比使用閘電路要大。

9樓:匿名使用者

用一片8選1資料選擇器74xx151可以很方便地實現4(及以下)輸入變數、單輸出變數的組合邏輯電路。

實現方法:①將該組合邏輯電路的表示式變換為最小項表示式,例如,邏輯函式

,注意:在表示式的最小項中,自變數(輸入變數)排列順序是abcd(即a是最高位msb,d是最低位lsb);如果有兩個最小項出現d不同的邏輯相鄰,則可消去d,如本式中的m14與m15。

②列出74xx151的輸出函式表示式,

其中:s2、s1、s0(在multisim中是a、b、c)分別是74xx151的地址碼的高、中、低位,d0~d7 是8個資料輸入。注意:

74xx151地址碼中的abc排列順序與①中是相反的。

③令s2=a、s1=b、s0=c;比較上面兩式,可知若再使d0=d1=d5=d'(這裡的'代表「非」號)、d2=d3=d4=d、d6=0、d7=1,則兩式相等,其中的d'由一個反相器(非門)將d取反後得到。

10樓:匿名使用者

電路圖如圖所示,a為最高位,d為最低位;abc為資料選擇器的三個選通控制端,d作為輸入端。這樣就可以實現上述功能。

希望這能給你些幫助。

怎麼用8選1資料選擇器74ls151實現邏輯函式y=ab+bc+ac

11樓:我的來睡覺啊

f=a'bc+b'c+ac'+a

=a'bc+(a+a')b'c+a(b+b')c'+a(b+b')(c+c')

=a'bc+ab'c+a'b'c+abc'+ab'c'+abcabc為資料選擇

抄位。以上襲計算結果轉換過來就是:

baim1,m3,m4,m5,m6,m7。因此所對應的d1,d3,d4,d5,d6,d7都應接1,而du其餘接0,便可滿足zhiy端輸出a'bc+b'c+ac'+a要求的dao。不知我的回答是否能讓您滿意

怎麼用8選1資料選擇器74LS151實現邏輯函式Y AB B

f a bc b c ac a a bc a a b c a b b c a b b c c a bc ab c a b c abc ab c abcabc為資料選擇 抄位。以上襲計算結果轉換過來就是 baim1,m3,m4,m5,m6,m7。因此所對應的d1,d3,d4,d5,d6,d7都應接1,...

38譯碼器,4選1資料選擇器的使能端有什麼用途

顧名思義就是enable的意思,就是讓譯碼器和資料選擇器 能工作 的用途。望採納 初步掌握eda設計方法中的設計輸入 編譯 綜合 和程式設計的基本過程。實驗結果可通過實驗開發系統驗證,在實驗開發系統上選擇高 低電平開關作為輸入,選擇發光二極體顯示輸出電平值。是你要的答案嗎?用雙4選1資料選擇器74h...

買手機要選12加256的還是8加128的

看個人經濟能力,寬鬆一點的話還是建議買12加256g。畢竟12比8多了4個執行記憶體,執行起來要快一點。8 128g是指手機的硬體配置,其中前面的數字8指的是手機執行記憶體,而後面的128指的是手機的儲存記憶體。所以12 256的手機硬體是要全面優於8 128的手機的,對於手機硬體有需求的使用者就應...